JK触发器外部连接如图所示,则其输出可表达为()。
JK触发器外部连接如图所示,则其输出可表达为()。
A、
B、
C、
D、
参考答案
【正确答案:D】
正常情况下JK触发器的状态方程为:根据题意,jk触发器的外部连线,应有,代入上式中,则:
jk触发器的功能及其对应的输出
边沿型JK触发器的状态转移真值表、特征方程、状态转移图及激励表与主从JK触发器完全一致,只不过在画工作波形图时,不用考虑一次变化现象。
脉冲工作特性
该触发器无一次变化现象,输入信号可在CP 触发沿由1变0时刻前加
JK触发器
入。由图7.6.1可知,该电路要求J、K信号先于CP 信号触发沿传输到G3、G4的输出端,为此它们的加入时间至少应比CP 的触发沿提前一级与非门的延迟时间。这段时间称为建立时间test。
输入信号在负跳变触发沿来到后就不必保持,原因在于即使原来的J、K信号变化,还要经一级与非门的延迟才能传输到G3和G4的输出端,在此之前,触发器已由G12、G13、G22、G23的输出状态和触发器原先的状态决定翻转。所以这种触发器要求输入信号的维持时间极短,从而具有很高的抗干扰能力,且因缩短tCPH 可提高工作速度。
从负跳变触发沿到触发器输出状态稳定,也需要一定的延迟时间tCPL。显然,该延迟时间应大于两级与或非门的延迟时间。即tCPL大于2.8tpd。
综上所述对边沿JK 触发器归纳为以下几点:
1.边沿JK 触发器具有置位、复位、保持(记忆)和计数功能; 2.边沿JK 触发器属于脉冲触发方式,触发翻转只在时钟脉冲的负跳变沿发生; 3.由于接收输入信号的工作在CP下降沿前完成,在下降沿触发翻转,在下降沿后触发器被封锁,所以不存在一次变化的现象,抗干扰性能好,工作速度快。
jk触发器的逻辑功能表述
由RS触发器特性表可知当R=S=1时,触发器输出状态不定,须避免使用,这给使用带来不便,为此引入JK触发器就可从电路设计上不出现这种情况。
主从型触发器有两个重要的动作特点:
一是触发器状态的转换分两步进行,第一步在CP=1期间主触发器接收输入激励信号,第二步当CP下降沿到来时,从触发器接收主触发器的激励进行转换。
二是在CP=1期间,输入激励信号都将对主触发器起控制作用,这就要求在CP=1期间输入的激励信号不能发生突变,否则就不能再用通常给出的动作特性的规律来决定触发器的状态。输入激励信号在CP=1期间的变化统称为干扰,对于这种干扰必须考虑在CP=1期间输入激励信号的整个变化过程后才能确定触发器状态如何转换。
就主从型JK触发器而言,经分析可按下述的方法处理这一类干扰:
(a)在CP=1期间,若输入激励信号出现负向干扰,则这一干扰对触发器状态转换不起作用。也就是说当CP信号下降沿到来时,触发器状态转换由负向干扰之前的输入激励信号决定。
(b)在CP=1期间,若输入激励信号中J信号上出现正向干扰,又若此时触发器状态处于0态,则这一干扰将起激励作用。也就是说在当CP信号下降沿到来时,触发器状态转换应取J=1的关系再视K值决定。
在CP=1期间,若输入激励信号中K信号上出现正向干扰,又若此时触发器状态处于1态,则这一干扰也将起激励作用。也就是说当CP信号下降沿到来时,触发器状态转换应取K=1的关系再视J值决定。
-----
D触发器的逻辑符号和状态转换图如图4-9所示。图中CP输入端处无小圈,表示在CP脉冲上升沿触发。除了异步置0置1端R、S外,只有一个控制输入端D。因此D触发器的特性表比JK触发器的特性表简单。
T触发器又称受控翻转型触发器。这种触发器的特点很明显:T=0时,触发器由CP脉冲触发后,状态保持不变。T=1时,每来一个CP脉冲,触发器状态就改变一次。T触发器并没有独立的产品,由JK触发器或D触发器转换而来如图4-10(a)、(b)所示。
不同类型触发器可以通过附加组合电路实现不同逻辑功能之间的转换,如上述JK和D触发器转换成T和T’ 触发器。同样JK触发器和D触发器之间也能实现相互转换,转换后的触发器结构不变,主从型仍然是主从型,边沿型仍然是边沿型。
摘自网络
JK触发器中,J=1,K=1,CP=1时输出什么?
当 R(代表RD的非,因为百度知道打不出来,我用R代替,同理S也是)=1, S=0 时,无论J、K及CP为何值,输出Q均为“1”;
当 R=0,S=1时,不论J、K及CP之值如何,Q的状态均为“0”.
当 R=1, S=1时,触发器的J=K=1时,在CP脉冲的作用下,触发器状态翻转。
参考下下面的资料和公式吧 。
免责声明:本站发布的教育资讯(图片、视频和文字)以本站原创、转载和分享为主,文章观点不代表本网站立场。
如果本文侵犯了您的权益,请联系底部站长邮箱进行举报反馈,一经查实,我们将在第一时间处理,感谢您对本站的关注!
新励学网教育平台
海量全面 · 详细解读 · 快捷可靠
累积科普文章数:18,862,126篇